Google

Copyright © 2008 Dennis email: moueintw@hotmail.com

2008年1月13日 星期日

Lattice推出支援高速QDR II/II+儲存裝置之IP核心

Lattice推出支援Quad Data Rate (QDR)II/II+儲存裝置、基於FPGA的IP核心。新型LatticeSC和LatticeSCM系列FPGA(還有LatticeSC/M系列FPGA),現可支援高達750Mbps的QDR II/II+數據率。此款高速QDR II和QDR II+儲存控制器IP採用了Lattice可實現成本最佳化(MACO)架構ASIC製程的低功率光罩陣列。

Quad Data Rate II+儲存裝置是QDR SRAM系列記憶體最新成員,其數據率可達250MHz以上。Quad Data Rate II+系列SRAM是用於高頻寬、低延遲應用的理想選擇。其讀、寫埠獨立工作,設計人員可使用其最大頻寬且無須擔心其它儲存元件常見的匯流排衝突問題。 QDR II+儲存元件的高頻寬和低延遲特性使得其在高寬頻應用中成為查找表、鏈接清單和控制器緩衝記憶體的常用記憶體。在下一代交換和路由器平台也得到了廣泛應用。

LatticeSCM FPGA元件中採用了Lattice獨有的MACO嵌入式結構化ASIC塊,並且具有由Lattice開發,以縮短終短系統上市時間的預制、標準相容IP功能。與常用於FPGA的軟體IP不同,MACO IP功能被嵌入在元件中,使用時不用支付IP版稅。這些改進型儲存控制器可提供支援下一代QDR II和QDR II+元件,以及DDR I/II和RLDRAM I/II儲存裝置的速度最快的可程式儲存介面。

Lattice的7.0版ispLEVER軟體設計工具套件支援LatticeSCM元件的完整HDL設計和驗證流,以及Lattice的其它技術領先的可程式元件。

沒有留言: